8bdd98ed930a8d0c1ca9c84390b13355

Микросхема SN74HC166N, ИР10

Поставка электронных компонентов в Санкт-Петербург

29,40 руб.

x 29,40 = 29,40
Сроки поставки выбранного компонента в Санкт-Петербург уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней29,40руб.27,34руб.26,46руб.25,87руб.24,11руб.23,52руб.22,93руб.21,17руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней53,21руб.48,80руб.47,92руб.46,75руб.43,51руб.42,63руб.41,45руб.37,34руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней68,80руб.63,50руб.62,03руб.60,56руб.56,45руб.54,98руб.53,80руб.48,22руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней35,28руб.32,34руб.31,75руб.30,87руб.28,81руб.28,22руб.27,34руб.24,70руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней67,91руб.62,62руб.61,15руб.59,68руб.57,92руб.55,86руб.52,92руб.47,63руб.

Характеристики

SN74HC166N, ИР10The SN74HC166N is a 8-bit parallel-load Shift Register features gated clock (CLK, CLK INH) inputs and an overriding clear (CLR) input. The parallel-in or serial-in modes are established by the shift/load (SH/LD) input. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each CLK pulse. When low, the parallel (broadside) data inputs are enabled and synchronous loading occurs on the next clock pulse. During parallel loading, serial data flow is inhibited. clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate permitting one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking, holding either low enables the other clock input. This allows the system clock to be free running and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high.

• Outputs can drive up to 10 LSTTL loads
• Typical tpd = 13ns
• Synchronous load
• Direct overriding clear
• Parallel-to-serial conversion
• 80µA Maximum low power consumption
• ±4mA Output drive at 5V
• 1µA Maximum low input current

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 16-PDIP, инфо: Логический элемент ТТЛ Регистр сдвиговый 8 бит Параллельный вход, параллельный выход КМОП кристалл, примечание: ИР10